X86: Rename REG_82 to REG_83
The REG_82 entry in x86 disassembler is for opcode 0x83, not opcode 0x82. * i386-dis.c (REG_82): Renamed to ... (REG_83): This. (dis386): Updated. (reg_table): Likewise.
This commit is contained in:
parent
04180708ef
commit
7148c36989
|
@ -1,3 +1,10 @@
|
||||||
|
2016-11-03 H.J. Lu <hongjiu.lu@intel.com>
|
||||||
|
|
||||||
|
* i386-dis.c (REG_82): Renamed to ...
|
||||||
|
(REG_83): This.
|
||||||
|
(dis386): Updated.
|
||||||
|
(reg_table): Likewise.
|
||||||
|
|
||||||
2016-11-02 Igor Tsimbalist <igor.v.tsimbalist@intel.com>
|
2016-11-02 Igor Tsimbalist <igor.v.tsimbalist@intel.com>
|
||||||
|
|
||||||
* i386-dis.c (enum): Add PREFIX_EVEX_0F3852, PREFIX_EVEX_0F3853.
|
* i386-dis.c (enum): Add PREFIX_EVEX_0F3852, PREFIX_EVEX_0F3853.
|
||||||
|
|
|
@ -706,7 +706,7 @@ enum
|
||||||
{
|
{
|
||||||
REG_80 = 0,
|
REG_80 = 0,
|
||||||
REG_81,
|
REG_81,
|
||||||
REG_82,
|
REG_83,
|
||||||
REG_8F,
|
REG_8F,
|
||||||
REG_C0,
|
REG_C0,
|
||||||
REG_C1,
|
REG_C1,
|
||||||
|
@ -2663,7 +2663,7 @@ static const struct dis386 dis386[] = {
|
||||||
{ REG_TABLE (REG_80) },
|
{ REG_TABLE (REG_80) },
|
||||||
{ REG_TABLE (REG_81) },
|
{ REG_TABLE (REG_81) },
|
||||||
{ Bad_Opcode },
|
{ Bad_Opcode },
|
||||||
{ REG_TABLE (REG_82) },
|
{ REG_TABLE (REG_83) },
|
||||||
{ "testB", { Eb, Gb }, 0 },
|
{ "testB", { Eb, Gb }, 0 },
|
||||||
{ "testS", { Ev, Gv }, 0 },
|
{ "testS", { Ev, Gv }, 0 },
|
||||||
{ "xchgB", { Ebh2, Gb }, 0 },
|
{ "xchgB", { Ebh2, Gb }, 0 },
|
||||||
|
@ -3400,7 +3400,7 @@ static const struct dis386 reg_table[][8] = {
|
||||||
{ "xorQ", { Evh1, Iv }, 0 },
|
{ "xorQ", { Evh1, Iv }, 0 },
|
||||||
{ "cmpQ", { Ev, Iv }, 0 },
|
{ "cmpQ", { Ev, Iv }, 0 },
|
||||||
},
|
},
|
||||||
/* REG_82 */
|
/* REG_83 */
|
||||||
{
|
{
|
||||||
{ "addQ", { Evh1, sIb }, 0 },
|
{ "addQ", { Evh1, sIb }, 0 },
|
||||||
{ "orQ", { Evh1, sIb }, 0 },
|
{ "orQ", { Evh1, sIb }, 0 },
|
||||||
|
|
Loading…
Reference in New Issue